《2021級《計算機原理》期末考試試題(B類B卷)》由會員分享,可在線閱讀,更多相關《2021級《計算機原理》期末考試試題(B類B卷)(3頁珍藏版)》請在裝配圖網(wǎng)上搜索。
1、A.寫直達
C.按寫分配法
依據(jù) 原理。
A.存儲器周期性 D.容量失效性
A.在微指令計數(shù)器中
C.在程序計數(shù)器中
指令的特點是 O
A.微指令格式垂直表示
D.多層次表示
B.控制信號經(jīng)過編碼C.采用微操作碼
2021級《計算機原理》期末考試試題(B類B卷)
武漢大學計算機學院
2021-2021學年第一學期2021級《計算機組成原理》
期末考試試題B類B卷(閉卷)
學號 班級 姓名 成績
單項選擇題(每小題2分,共20分)1、機器運算發(fā)生溢出的根本原因是 ,
A.數(shù)據(jù)的位數(shù)有限 B.運算中將符號位的進位丟棄C.運算中將符號
位的借位丟棄 D.數(shù)據(jù)運算
2、中的錯誤
2、在Cache更新時,把數(shù)據(jù)同時寫入Cache和主存的策略是
B.寫回法
D.不按寫分配法3、層次化存儲器結構的設計是
B.存儲器強制性 C.訪存局部性
4、在虛擬存儲器中為了提高主存的命中率,可以采取的措施是。
A.增大主存容量 B.增大輔存容量
C.增大Cache容量 D.將LRU算法改為FIFO算法5、以下錯誤的敘述
是。
A. RAID0采用鏡像盤 B. RAID1采用磁盤鏡像C. RAID2采用海明碼校驗
D. RAID3采用奇偶校驗6、在采用增量方式的微指令中,下一條微指令的地址
B.在微指令寄存器中
D.在本條微指令的順序控制字段中7、垂直型
3、微
8、組合邏輯控制器中,微操作信號的形成主要與 信號有關。
A.指令操作碼 B.指令譯碼信號和時鐘C.指令地址碼
D.狀態(tài)信號與條件9、通道處理器不具備 功能。
A.中斷 B. DMA C.程序控制 D.數(shù)
據(jù)運算10、硬盤的輸入輸出適合采用 方式。
A.程序查詢 B.程序中斷 C. DMA D. I0P
二、運算方法與運算器分析題(共20分)
一種(7, 4)海明碼的定義為:由4個信息位xl,x2,x3,x4按以下模2加法運算方式 構成3個校驗位cl,c2,c3:
-1 -
Cl?xl?x2?x3c2?x2?x3?x4?x4c3?xl?x2 (mod2) (mod2)
4、(mod2)將這些信息位和校驗位構 成碼字w,即
w??xl, x2, x3, x4, cl, c2, c3???wl, w2, w3, w4, w5, w6, w7?
1、(10分)計算相應的(7, 4)海明碼的全部碼字。2、(10分)用組合邏輯設計 一個海明碼的編碼器和譯碼器。
三、指令系統(tǒng)與控制器設計題(共20分)
某一單流水線處理機,包含取指、譯碼、執(zhí)行3個功能段。取指、譯碼各需1T:在執(zhí) 行段,MOV操作需2T, ADD操作需3T, MUL操作需4T:各操作在1T內(nèi)取數(shù),在最后1T寫 結果。執(zhí)行下面程序后按要求分析指令流水線的功能。
k: MOV RI, RO : RI (
5、RO) k+1: MUL RO, R2, RI ; R0 (RD*(R0) k+2: ADD R0, R2, RI : R0 (R2) + (R3)
1、(5分)設計并畫出流水線功能段的結構圖。2、(10分)考慮指令數(shù)據(jù)相關性, 設計并畫出指令執(zhí)行過程流水線的時空圖。3、(5分)為了加快速度,可以采取那些改 進措施。
四、存儲系統(tǒng)與存儲結構分析題(共20分)
某計算機的主存一Cache存儲器層次采用組相聯(lián)映射方式,字塊大小為64字。Cache 存儲器容量為32字塊,按4字塊分組,主存儲器容量為1024字塊。
問:主存地址共需多少位?主存地址字段如何劃分,各需多少位?假設Cache存儲器
6、 起始時為空,CPU從主存單元0, 1, 2,…,3071依次讀出3072個字,采用LRU(近來最 少使用)替換算法,求命中率。
五、輸入輸出系統(tǒng)設計題(共20分)
在一個8級中斷系統(tǒng)中,硬件中斷響應從高到底優(yōu)先順序是:
1?2?3?4~5?6?7~8,設置中斷屏蔽寄存器后,中斷響應的優(yōu)先順序變?yōu)?? 3?5?7?2?4?6?8。1、屏蔽碼應如何設置?
2、如果CPU在執(zhí)行一個應用程序時有5、6、7、8級4個中斷同時到達,CPU在按優(yōu) 先順序處理到第3個中斷請求的過程中乂有一個3中斷請求到達CPU,試畫出CPU響應這 些中斷的順序示意圖。
感謝您的閱讀,祝您生活愉快。