《《計算機原理》》由會員分享,可在線閱讀,更多相關《《計算機原理》(3頁珍藏版)》請在裝配圖網(wǎng)上搜索。
1、計算機原理》
第一次 作業(yè)
、教材習題:
第二章:
4.(2)
6.(1)
9.(1)
第三章:
7.
11.
第四章:
6.
二、補充題:
(一)選擇題:
1.某機字長 32位,其中 1位符號位, 31 位表示尾數(shù)。若用定點小數(shù)表示,則最大正小數(shù) 為 。
A +( 1 – 2-32) B +( 1 – 2-31) C 2-32 D 2-31
2.若浮點數(shù)用補碼表示,則判斷運算結果是否為規(guī)格化數(shù)的方法是 。
A 階符與數(shù)符相同為規(guī)格化數(shù)
B 階符與數(shù)符相異為規(guī)格化數(shù)
C 數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)
D 數(shù)符與尾數(shù)小數(shù)
2、點后第一位數(shù)字相同為規(guī)格化數(shù)
3. 16 位字長的字,采用 2 的補碼形式表示時 ,一個字所能表示的整數(shù)范圍是 。
15 15 15 15
A -215 ~ +(215 -1) B -(215 –1)~ +(215 –1)
15 15 15 15
C -( 2 + 1) ~ +2 D -2 ~ +2 4.算術 / 邏輯運算單元 74181ALU 可完成 。
A 16 種算術運算功能
B 16 種邏輯運算功能
C 16 種算術運算功能和 16 種邏輯運算功能
D 4 位乘法運算和除法運算功能 5.計算機系統(tǒng)中的存貯器系統(tǒng)是指 。
A RAM 存貯器
B ROM 存貯器
3、
C 主存貯器
D 主存貯器和外存貯器 6.存儲單元是指 。
A 存放一個二進制信息位的存貯元
B 存放一個機器字的所有存貯元集合
C 存放一個字節(jié)的所有存貯元集合
D 存放兩個字節(jié)的所有存貯元集合; 7.相聯(lián)存貯器是按 進行尋址的存貯器。
A 地址方式 B 堆棧方式 C 內容指定方式 D 地址方式與堆棧方式 8.變址尋址方式中,操作數(shù)的有效地址等于 。
A 基值寄存器內容加上形式地址(位移量)
B 堆棧指示器內容加上形式地址(位移量)
C 變址寄存器內容加上形式地址(位移量)
D 程序計數(shù)器內容加上形式地址(位移量)
二、填空題:
1.存儲 A. 并按 B
4、. 順序執(zhí)行,這是 C. 型計算機的工作原理。
2.閃速存儲器能提供高性能、低功耗、高可靠性及 A. 能力,為現(xiàn)有的 B. 體
系結構帶來巨大變化,因此作為 C. 用于便攜式電腦中。
三、應用題:
1. 設存儲器容量為 32 字,字長 64 位,模塊數(shù) m = 4,分別用順序方式和交叉方式進行組 織。存儲周期 T = 200 ns,數(shù)據(jù)總線寬度為 64位,總線周期 τ = 50ns .問順序存儲器和 交叉存儲器的帶寬各是多少?
2. 指令格式如下所示, OP 為操作碼字段,試分析指令格式特點。
31 26 22 18 17 16 15 0
OP
源寄存器
變址寄存器
5、偏移量
第二次 作業(yè)
、教材習題:
第五章: 11. 12. 第六章: 3. 20.
第八章: 8.
二、補充題:
(一)選擇題:
9.以下敘述中正確描述的句子是: 。
A 同一個 CPU 周期中,可以并行執(zhí)行的微操作叫相容性微操作
B 同一個 CPU 周期中,不可以并行執(zhí)行的微操作叫相容性微操作
C 同一個 CPU 周期中,可以并行執(zhí)行的微操作叫相斥性微操作
D 同一個 CPU 周期中,不可以并行執(zhí)行的微操作叫相斥性微操作
10. 計算機使用總線結構的主要優(yōu)點是便于實現(xiàn)模塊化,同時 。
A 減少了信息傳輸量
B 提高了信息傳輸?shù)乃俣?
C 減少了信息傳
6、輸線的條數(shù)
D 加重了 CPU 的工作量
3.某中斷系統(tǒng)中,每抽取一個輸入數(shù)據(jù)就要中斷 CPU 一次,中斷處理程序接收取樣的數(shù)
據(jù),并將其保存到主存緩沖區(qū)內。該中斷處理需要 X 秒。另一方面,緩沖區(qū)內每存儲 N 個數(shù)據(jù),主程序就將其取出進行處理,這種處理需要 Y 秒,因此該系統(tǒng)可以跟蹤到每 秒 次中斷請求。
A.N / (NX + Y ) B. N / (X + Y )N C .min[1 / X ,1 / Y] D. max[1 / X ,1 / Y]
4.流水 CPU 是由一系列叫做 “段”的處理線路所組成, 和具有 m個并行部件的 CPU 相比,
一個 m 段流水 CP
7、U 。
A 具備同等水平的吞吐能力 B 不具備同等水平的吞吐能力
C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力
5. 述 PCI 總線中基本概念不正確的句子是 。
A HOST 總線不僅連接主存,還可以連接多個 CPU
B PCI 總線體系中有三種橋,它們都是 PCI 設備
C 從橋連接實現(xiàn)的 PCI 總線結構不允許許多條總線并行工作 D 橋的作用可使所有的存取都按 CPU 的需要出現(xiàn)在總線上
(二 ) 填空題:
1.微程序設計技術是利用 A. 方法設計 B. 的一門技術。具有規(guī)整性、可維護
性、 C . 等一系列優(yōu)點。
2.衡量總線性能的重要指標是
8、 A. ,它定義為總線本身所能達到的最高 B. 。PCI
總線的帶寬可達 C. 。
3.顯示適配器作為 CRT 和 CPU的接口,由A. 存儲器, B. 控制器, C.
三部分組成。
11. DMA 技術的出現(xiàn)使得 A. 可通過 B. 直接訪問 C. 。
(三)應用題:
1. 下圖所示的處理機邏輯框圖中, 有兩條獨立的總線和兩個獨立的存貯器。 已知指令存貯 器 IM 最大容量為 16384 字(字長 18 位),數(shù)據(jù)存貯器 DM 最大容量是 65536 字(字長 16 位)。各寄存器均有“打入” (Rin)和“送出” (Rout)控制命令,但圖中未標出。
設處理機指令格式為:
17 10 9 0
OP
X
加法指令可寫為“ ADD X (R1)”。其功能是( AC 0)+(( Ri)+ X)→AC1,其中((Ri) + X )部分通過尋址方式指向數(shù)據(jù)存貯器,現(xiàn)取 Ri 為 R1。試畫出 ADD 指令從取指令
開始到執(zhí)行結束的操作序列圖,寫明基本操作步驟和相應的微操作控制信號。
2.總線的一次信息傳送過程大致分哪幾個階段?