《數(shù)字電子技術(shù)》模擬題一.doc
《《數(shù)字電子技術(shù)》模擬題一.doc》由會員分享,可在線閱讀,更多相關(guān)《《數(shù)字電子技術(shù)》模擬題一.doc(19頁珍藏版)》請在裝配圖網(wǎng)上搜索。
《數(shù)字電子技術(shù)》模擬題一 一、單項選擇題(210分) 1.下列等式成立的是( ) A、 A⊕1=A B、 A⊙0=A C、A+AB=A D、A+AB=B 2.函數(shù)的標準與或表達式是( ) A、F=∑m(1,3,4,7,12) B、F=∑m(0,4,7,12) C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.屬于時序邏輯電路的是( )。 A、寄存器 B、ROM C、加法器 D、編碼器 4.同步時序電路和異步時序電路比較,其差異在于后者( ) A、沒有觸發(fā)器 B、沒有統(tǒng)一的時鐘脈沖控制 C、沒有穩(wěn)定狀態(tài) D、輸出只與內(nèi)部狀態(tài)有關(guān),與輸入無關(guān) 5.將容量為2564的RAM擴展成1K8的RAM,需( )片2564的RAM。 A、 16 B、2 C、4 D、8 6.在下圖所示電路中,能完成邏輯功能的電路有( )。 A、 B、 C、 D、 7.函數(shù)F=C+AB+,無冒險的組合為( )。 A、 B=C=1 B、 A=0,B=0 C、 A=1,C=0 D、 B=C=O 8.存儲器RAM在運行時具有( )。 A、讀功能 B、寫功能 C、讀/寫功能 D、 無讀/寫功能 9.觸發(fā)器的狀態(tài)轉(zhuǎn)換圖如下,則它是:( ) A、T觸發(fā)器 B、RS觸發(fā)器 C、JK觸發(fā)器 D、D觸發(fā)器 10.將三角波變換為矩形波,需選用( ) A、多諧振蕩器 B、施密特觸發(fā)器 C、雙穩(wěn)態(tài)觸發(fā)器 D、單穩(wěn)態(tài)觸發(fā)器 二、判斷題(110分) ( )1、在二進制與十六進制的轉(zhuǎn)換中,有下列關(guān)系: (1001110111110001)B=(9DF1)H ( )2、8421碼和8421BCD碼都是四位二進制代碼。 ( )3、二進制數(shù)1001和二進制代碼1001都表示十進制數(shù)9。 ( )4、TTL與非門輸入采用多發(fā)射極三極管,其目的是提高電路的開關(guān)速度。 ( )5、OC與非門的輸出端可以并聯(lián)運行,實現(xiàn)“線與”關(guān)系,即L=L1+L2 ( )6、CMOS門電路中輸入端懸空作邏輯0使用。 ( )7、數(shù)字電路中最基本的運算電路是加法器。 ( )8、要改變觸發(fā)器的狀態(tài),必須有CP脈沖的配合。 ( )9、容量為2564的存儲器,每字4位,共計256字,1024個存儲單元。 ( )10、自激多諧振蕩器不需外加觸發(fā)信號,就能自動的輸出矩形脈沖。 三、分析計算題(76分) 1、如果的最簡與或表達式為是否存在約束條件?如果存在,試指出約束條件。 2、下圖為雙4選1數(shù)據(jù)選擇器構(gòu)成的組合邏輯電路,輸入量為A、B、C,輸出邏輯函數(shù)為F1,F(xiàn)2,試寫出F1、F2,邏輯表達式。 3、用一片74138譯碼器和門電路實現(xiàn)全加器,寫出真值表,畫出電路圖。 4、分析下圖所示電路的邏輯功能,并將結(jié)果填入下表。 5、電路如下圖所示,設起始狀態(tài)Q2Q1=00,問經(jīng)過系統(tǒng)時鐘信號3個CP脈沖作用后,Q2Q1處于什么狀態(tài)?并畫出Q2Q1的波形。 6、圖示電路是PAL的一種極性可編程輸出結(jié)構(gòu),若要求,試用符號“”對該電路矩陣進行恰當?shù)木幊獭? 四、設計題(共2小題,1小題12分,2小題8分,共20分) 1、 試用正邊沿D觸發(fā)器和門器件設計一個狀態(tài)轉(zhuǎn)換如0→2→4→1→3的模5同步計數(shù)器。并檢查電路的自啟動能力。 2、用兩片74LS290異步十進制計數(shù)器芯片設計一個60進制計數(shù)器的電路,畫出電路連接圖。 附:74LS290集成芯片功能表 CP R01 R02 R91 R92 功能 1 1 任一為0 清0(QDQCQBQA=0000) 任 意 1 1 置9(QDQCQBQA=1001) ↓ 任一為0 任一為0 計數(shù) 五、綜合題(8分) 試用8選1數(shù)據(jù)選擇器74151和四位同步二進制加法計數(shù)器74LS161芯片設計序列信號發(fā)生器,序列信號為11001101(左位在先),畫出電路連線圖。 附74LS161四位同步二進制加法計數(shù)器芯片功能表。 《數(shù)字電子技術(shù)》模擬題二 一、單項選擇題(210分) 1.在下列數(shù)據(jù)中,數(shù)值最小的是( ) A、 59H B、 130O C、1010111B D、100101118421BCD 2.函數(shù) 的標準與或表達式是( ) A、 F=∑m(0,1,3,4,7,11,13,15) B、 F=∑m(0,1,6,7,8,9,10,11) C、F=∑m(0,1,6,7,12,13,14,15) D、F=∑m(0,1,4,7,12,13,14,15) 3.典型的五管TTL與非門,輸入端采用多發(fā)射極三極管是為了: A、放大輸入信號 B、實現(xiàn)或邏輯 C、提高帶負載能力 D、提高工作速度 4.電路由TTL門電路組成,F的邏輯表達式是( )。 A、 B、 C、 D、 5.為實現(xiàn)“線與”的邏輯功能,應選用: A、與門 B、與非門 C、傳輸門 D、集電極開路門 6.下列哪類觸發(fā)器有一次變化現(xiàn)象( )。 A、同步RS觸發(fā)器 B、主從JK觸發(fā)器 C、邊沿JK觸發(fā)器 D、邊沿D觸發(fā)器 7.集成十進制加法計數(shù)器初態(tài)為Q3Q2Q1Q0=1001,經(jīng)過5個CP脈沖后,計數(shù)器狀態(tài)為( ) A、0000 B、0100 C、0101 D、1110 8.下面說法錯誤的是( ) A、RAM分為靜態(tài)RAM和動態(tài)RAM B、RAM指在存儲器中任意指定的位置讀寫信息 C、譯碼電路采用CMOS或非門組成 9.用容量為16K8位存儲芯片構(gòu)成容量為64K8位的存儲系統(tǒng),需( )片16K8位存儲芯片,需( )根地址線,( )根數(shù)據(jù)線。 A、 4,16,8 B、4,14,8 C、2,16,8 D、2,14,16 10.集成單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時間取決于( )。 A、 R、C元件參數(shù) B、 所用門電路的傳輸延遲時間 C、 觸發(fā)脈沖持續(xù)的時間 D、 器件本身的參數(shù) 二、判斷題(110分) ( )1、8421碼和8421BCD碼都是四位二進制代碼。 ( )2、二進制數(shù)代碼1000和二進制代碼1001都可以表示十進制數(shù)8。 ( )3、保險庫有一把鎖,A、B兩名經(jīng)理各有一把鑰匙,必須兩名經(jīng)理同時在才能開鎖。 用F表示打開保險庫鎖的狀態(tài),F(xiàn)的邏輯表達式為: ( )4、TSL門輸出有三種狀態(tài)。 ( )5、TG門只用于數(shù)字信號的傳輸。 ( )6、CMOS門電路中輸入端懸空作邏輯0使用。 ( )7、要改變觸發(fā)器的狀態(tài),必須有CP脈沖的配合。 ( )8、掩膜ROM只能改寫有限次。 ( )9、將三角波變換為矩形波,需選用施密特觸發(fā)器。 ( )10、矩形脈沖只能通過自激振蕩產(chǎn)生。 三、分析計算題(1-5小題每題8分,6小題10分,共50分) 1、 電路如圖所示: (1)、按圖直接寫出Y的表達式 (2)、根據(jù)反演規(guī)則寫出Y的反函數(shù) (3)、根據(jù)對偶規(guī)則寫出Y的對偶式 (4)、寫出Y的最簡與或表達式 222 2、 組合邏輯電路輸入(X、Y、Z)輸出(L)波形如圖所示,分析該電路的邏輯功能。 并用最少的兩輸入與非門實現(xiàn)(無反變量輸入) 3、已知某觸發(fā)器的狀態(tài)轉(zhuǎn)換圖,寫出此觸發(fā)器的特性方程,并用D和JK觸發(fā)器實現(xiàn)它。 4、電路由JK觸發(fā)器及與非門構(gòu)成,試寫出特性方程、驅(qū)動方程和狀態(tài)方程。該電路若在K輸入處以置0代替Qn,則電路功能是否會改變? 5、圖示電路是PAL的一種極性可編程輸出結(jié)構(gòu),若要求,試用符號“”對該電路矩陣進行恰當?shù)木幊獭? 6、由集成四位比較器74LS85和集成計數(shù)器74LS161構(gòu)成一個定時電路如圖所示,Z是信號輸出端。 比較器A3A2A1A0預置為1001,計數(shù)器的數(shù)據(jù)輸入端DCBA預置為0010,試問: (1) 當 Z接在LD端時(RD置1),一個Z脈沖周期內(nèi)包含多少個時鐘脈沖CP? (2) 當 Z接在RD端時(LD置1),一個Z脈沖周期內(nèi)又包含多少個時鐘脈沖CP? 簡單寫出分析過程 四、設計題(102分) 2、 試用正邊沿JK觸發(fā)器和門器件設計一個??勺兺綔p計數(shù)器。當X=0時M=3;當X=1時,M=4。檢查電路的自啟動能力。 2、用兩片74LS290(異步二-五-十進制加計數(shù)器)芯片設計一個54進制加計數(shù)器,畫出電路連接圖。 附:74LS290集成芯片功能表 CP R01 R02 R91 R92 功能 1 1 任一為0 清0(QDQCQBQA=0000) 任 意 1 1 置9(QDQCQBQA=1001) ↓ 任一為0 任一為0 計數(shù) 《數(shù)字電子技術(shù)》模擬題三 一、選擇題(210分) 1、F=AB+CD的真值表中,F(xiàn)=1的狀態(tài)有:( ) a、2個 b、4個 c、6個 d、8個 2、在系列邏輯運算中,錯誤的是:( ) a、 若A=B,則AB=A b、若1+A=B,則1+A+AB=B A Z 10k & c、 A+B=B+C,則A=C d、都正確 3、雙輸入CMOS與非門如右圖,輸出Z為:( ) a、Z=A b、Z= c、Z=0 d、Z=1 4、欲使一路數(shù)據(jù)分配到多路裝置應選用帶使能端的:( ) a、編碼器 b、譯碼器 c、選擇器 d、比較器 5、JK觸發(fā)器在CP脈沖作用下,欲使Qn+1=1,則必須使:( ) a、J=1,K=0 b、J=0,K=0 c、J=0,K=1 d、J=1,K=1 6、觸發(fā)器的狀態(tài)轉(zhuǎn)換圖如下,則它是:( ) a、 RS觸發(fā)器 b、D觸發(fā)器 c、JK觸發(fā)器 d、T觸發(fā)器 7、將三角波變換為矩形波,需選用:( ) a、施密特觸發(fā)器 b、多諧振蕩器 c、雙穩(wěn)態(tài)觸發(fā)器 d、單穩(wěn)態(tài)觸發(fā)器 8、 如 圖 所 示 時 序 邏 輯 電 路 為( )。 a、 移位 寄 存 器 b、 同步 二 進 制 加 法 計 數(shù) 器 c、 異 步 二 進 制 減 法 計 數(shù) 器 c、 異 步 二 進 制 加 法 計 數(shù) 器 9、 邏 輯 電 路 如 圖 所 示, 當 A=“0”,B=“1” 時,脈 沖 來 到 后 觸 發(fā) 器 ( )。 a、置“0” b、保 持 原 狀 態(tài) c、置“1” d、具 有 計 數(shù) 功 能 10、 如圖所示邏輯電路為( )。 a、 同步二進制加法計數(shù)器 b、 異步二進制加法計數(shù)器 c、 同步二進制減法計數(shù)器 d、 異步二進制減法計數(shù)器 二、判斷題(210分) ( )1、在二進制與十六進制的轉(zhuǎn)換中,有下列關(guān)系: (1001110111110001)B=(9DF1)H ( )2、8421碼和8421BCD碼都是四位二進制代碼。 ( )3、二進制數(shù)1001和二進制代碼1001都表示十進制數(shù)9。 ( )4、TTL與非門輸入采用多發(fā)射極三極管,其目的是提高電路的抗干擾能力。 ( )5、OC與非門的輸出端可以并聯(lián)運行,實現(xiàn)“線與”關(guān)系,即L=L1+L2 ( )6、在具有三組與輸入端的與或非門中,當只使用其中的兩組與輸入端時,余下的一組與輸入端應接高電平。 ( )7、數(shù)字電路中最基本的運算電路是加法器。 ( )8、要改變觸發(fā)器的狀態(tài),必須有CP脈沖的配合。 ( )9、容量為2564的存儲器,每字4位,共計256字,1024個存儲單元。 ( )10、自激多諧振蕩器不需外加觸發(fā)信號,就能自動的輸出矩形脈沖。 三、化簡邏輯函數(shù)(12分) 1、 (6分)用公式法: 2、 (6分)用卡諾圖法: 四、組合邏輯電路(18分) 1、設有一組合邏輯部件,不知內(nèi)部結(jié)構(gòu),測得其輸入波形A,B,C與輸出波形L如圖所示,1)試列寫出真值表;2)寫出邏輯表達式;3)畫出由74138譯碼器構(gòu)成邏輯圖。(本大題10分) 2、下圖為雙4選1數(shù)據(jù)選擇器構(gòu)成的組合邏輯電路,輸入量為A、B、C,輸出邏輯函數(shù)為F1,F(xiàn)2,試寫出F1,F(xiàn)2,邏輯表達式。(8分) 五、時序邏輯電路(20分) 1. (8分)設負邊沿JK觸發(fā)器的初始狀態(tài)為0,CP、J、K信號如圖所示,試畫出Q端的波形。 2、(12分)邏輯電路如圖所示,1. 寫出時鐘方程,2. 寫出驅(qū)動方程,3. 求解狀態(tài)方程,4. 列寫狀態(tài)表,5. 已知C脈沖波形,畫出輸出,的波形,判斷該計數(shù)器是加法還是減法?是異步還是同步?(設,的初始狀態(tài)均為“00”)。(12分) 六、 綜合題設計(10分) 四位二進制計數(shù)器74161的功能表和邏輯符號如下圖所示。 1、 試說明該器件的各引腳的作用。 2、 分別用清零法和置數(shù)法和適當?shù)倪壿嬮T構(gòu)造9進制計數(shù)器。 《數(shù)字電子技術(shù)》模擬題一解答及評分標準 一、單項選擇題(210分) 1、C 2、D 3、A 4、B 5、D 6、B 7、D 8、C 9、A 10、B 評分標準:每題2分,做對一個2分,錯誤不給分。 二、判斷題(110分) 1、√ 2、 3、 4、√ 5、 6、 7、√ 8、 9、√ 10、√ 評分標準:每題1分,做對一個1分,錯誤不給分。 三、分析計算題(76分) 1、,,(3分)要使則F中含有無關(guān)項(1分),無關(guān)項為:(3分)。 2、解答如下: (寫對一個3.5分) 3、全加器真值表列出見右圖(3分) Ci-1 Bi Ai Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 電路連對4分,其中使能端接對1.5分(每個0.5分),信號輸入端接對0.5分,輸出接對2分(每個1分)。 4、Y的表達式如下:寫出三態(tài)門輸出1分,真值表一個1.5分,共6分。 5、輸出波形 圖中兩個T觸發(fā)器由于信號T=,都是T′觸發(fā)器。只要受到時鐘脈沖信號的觸發(fā),觸發(fā)器就翻轉(zhuǎn)。但是第二個觸發(fā)器的時鐘脈沖信號應為CP2=+CP,只有當1=0時,第二個觸發(fā)器才會隨著CP脈沖由0→1,得到上升沿觸發(fā)而改變狀態(tài)。畫出的Q1Q2波形如上圖(b)所示。(分析2分)從工作波形圖可知,經(jīng)過系統(tǒng)時鐘脈沖信號3個CP脈沖作用后,Q2Q1處于11狀態(tài)。(1分),波形畫對4分。 6、方案之一: (4分),編程畫對3分。 四、設計題(共2小題,1小題12分,2小題8分,共20分) 1、解:設計步驟如下: (1)確定觸發(fā)器個數(shù)K。K=3,因為狀態(tài)數(shù)N=5,符合2K-1- 1.請仔細閱讀文檔,確保文檔完整性,對于不預覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點此認領(lǐng)!既往收益都歸您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設計者僅對作品中獨創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 數(shù)字電子技術(shù) 數(shù)字 電子技術(shù) 模擬
鏈接地址:http://m.kudomayuko.com/p-9372753.html